1. 研究目的与意义
数字频率计是计算机、通信设备和音视频等科研生产领域必不可少的测量仪器,它是一种用十进制数字来显示被测信号频率的数字测量仪器。
以往的频率计大多数是采用单元电路或单片机技术进行设计的[1]。
随着电子电路技术的发展,频率计的设计技术也是不断地向前发展的。
2. 研究内容与预期目标
本课题在掌握FPGA开发与使用的基础上,明确频率测量的一般方法, 利用外部测量原理,提高测量精度,优化测量精度方案,通过FPGA进行设计,运用Verilog进行编程,将数字频率计的电路和不同模块进行设计并仿真,给出仿真结果。
频率测量范围为10Hz~10MHz,占空比测量范围为10%~90%,时间间隔测量范围为0.1us~100ms,测量相对误差的绝对值小于0.1%。
利用时钟脉冲计数的方式,实现正弦波和矩形波信号的频率、矩形波信号的占空比和输入的两路同频周期矩形波信号时间间隔的测量功能。
3. 研究方法与步骤
本课题所述数字频率计主要由AGC模块、整形模块、FPGA处理模块、功能选择模块及显示模块组成。
数字频率计最基本的原理就是公式f=N/T其中,f-频率,T-一定的时间,N-相应时间内的周期数。
基于这个公式,衍生出两类数字频率计实现方案,直接测量法和间接测量法。
4. 参考文献
[1]余果,郭心伟,刘小浩,张国栋,马骁. 基于FPGA的数字频率计设计[J]. 电子设计工程,2016,(18):57-59.
[2]杜蒙蒙.高精度时间差频率差测量技术研究[D].西安:西安电子科技大学,2010,03: 3-12.
[3]金琳.基于EDA技术的频率计系统设计[D].长春:吉林大学,2007,10:1-9.
5. 工作计划
2022-02-18--2022-02-25 查阅论文资料
2022-02-26--2022-03-05 撰写开题报告
2022-03-06--2022-03-20 方案设计与外文翻译
以上是毕业论文开题报告,课题毕业论文、任务书、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。